August 22, 2005
Tidigare under dagen kunde vi meddela att IBM med partners, Sony och Toshiba,
introducerat sin nya processorarkitektur Cell.
Vi nämnde då att man började
med en beskrivning av Cell-arkitekturens kanske viktigaste byggstenar, nämligen
SPE (synergistic processing elements).
Cell-arkitekturen
använder sig av åtta SPE enheter som var och en kan ses som en liten och mycket
kraftfull vektorprocessor. Tillsammans med en PowerPC-processorkärna
(PowerPC-processorer används bland annat av Apple) utgör SPE-enheterna
grundstommen i Cell-arkitekturen.
Med STI-gruppens introduktion av SPE-enheterna under gårdagen har man på Ars
Technica publicerat en inledande artikel kring dessa enheters uppbyggnad och hur
Cell-arkitekturen kommer använda densamma för att uppnå optimal prestanda.
Även om vi ännu inte fått all information om Cell-arkitekturen står det helt
klart att STI-gruppen valt en annan väg än den AMD och Intel tagit på
processormarknaden.
Dual-core och multitasking är i ropet för tillfället och
Cell-arkitekturen är från grunden uppbyggd för parallellism och
multitasking.
Utnyttjandet av denna sorts arkitektur är dock annorlunda mot
vad vi är vana vid idag.
"The difference is that instead of the compiler taking up the slack (as
in RISC), a combination of the compiler, the programmer, some very smart
scheduling software, and a general-purpose CPU doing the kind of scheduling and
resource allocation work that the control logic used to do."
Som vanligt mycket en mycket läsvärd processorartikel på Ars Technica och vi
ser fram emot den uppföljande täckningen av Cell-arkitekturen.
Hela artikeln
hittas på Ars
Technica.
January 15, 2004
Del 2 är uppe
http://arstechnica.com/article.....cell-2.ars
1 Guest(s)